& logics 4.9
आप 5 सेकंड में डाउनलोड कर सकेंगे।
करीबन & logics
और तर्क एक एकीकृत योजना संपादक और एक तरंग ब्राउज़र के साथ एक लॉजिक सर्किट सिम्युलेटर है। वर्तमान में उपलब्ध योजनाबद्ध घटक: ट्रांजिस्टर: एनएमओ, पीएमओ तर्क द्वार: बफर, इन्वर्टर, और, नंद, या, और न ही, एक्सोर, एक्सनोर, त्रि-राज्य बफर और इन्वर्टर फ्लिप फ्लॉप: डी कुंडी, एज ट्रिगर डी, जेके फ्लिप फ्लॉप, मोनोस्टेबल मल्टीप्लेक्स: 2 से 1, 4 से 1, 8 से 1। Demultiplexers: 1 से 2, 1 से 4, 1 से 8 संकेतक: एलईडी, आस्टसिलोस्कोप जांच प्रदर्शित करता है: दशमलव, षोडेसीमल स्विच: टॉगल बटन, पुश बटन कॉन्स्टेंटाइन: उच्च और निम्न।
योजना संपादक विशेषताएं: कस्टम सबसर्किट (ब्लैक बॉक्स), संदर्भ संवेदनशील मेनू, ऑटोरूटर, 7 कदम पूर्ववत/फिर से करना, दूर कनेक्शन के लिए लेबल, चयन पर स्वचालित विस्तार, क्लोनिंग, घूर्णन, बंद और खुला चाल, ऊर्ध्वाधर और क्षैतिज संरेखण, केंद्र में जाएं ।
डिजिटल सर्किट सिम्युलेटर तीन तर्क स्तर और तीन बाधा मूल्यों के साथ काम करता है। वे कम, अपरिभाषित और उच्च हैं । तारों वैकल्पिक तर्क के स्तर को प्रदर्शित कर सकते हैं। स्विच लेवल मॉडलिंग, गेट लेवल मॉडलिंग और कॉम्प्लेक्स डिवाइस लेवल मॉडलिंग को एक सर्किट में मिलाया जा सकता है। सिम्युलेटर रन टाइम त्रुटियों का पता लगाता है और योजनाबद्ध पर त्रुटि संदेश डालता है। पता लगाया त्रुटियों रहे हैं: अस्थायी शार्ट सर्किट की स्थिति। जब कनेक्टेड आउटपुट में अलग-अलग या अपरिभाषित स्तर होते हैं और उनमें कम या अपरिभाषित बाधा होती है। स्पाइक डिटेक्शन। जब कोई इनपुट कॉन्फ़िगर किए गए मूल्य से कम आवेग प्राप्त करता है। फ्लिप फ्लॉप सेटअप, पकड़, वसूली, समय के उल्लंघन को फिर से शुरू करें। फ्लिप फ्लॉप इन मामलों में एक मेटास्टेबल स्थिति में प्रवेश कर सकते हैं।
वेवफॉर्म ब्राउजर एक वर्चुअल डिजिटल ऑसिलोस्कोप है। वर्तमान विशेषताएं हैं: स्टार्ट, स्टॉप टाइम, बफर लेंथ सेटिंग, टाइम शिफ्ट और ज़ूम, तार्किक कम, उच्च और अपरिभाषित राज्यों का प्रदर्शन।
3.x रिलीज में एचडीएल एक्सटेंशन होता है। वेरिलॉग के बहुत छोटे सबसेट का उपयोग करके बॉक्स में एक सर्किट का वर्णन करना संभव है। गेट्स.एस डेमो सरल.v फ़ाइल से निम्नलिखित मॉड्यूल लोड करता है:
मॉड्यूल smpl_circuit (ए, बी, और, नंद, या, न ही, XOR, XNOR, BUF,नहीं); इनपुट ए, बी; आउटपुट और, नंद, या, न ही, XOR, XNOR, BUF, नहीं; और #10 g0 (AND,A,B); नंद #10 जी1 (नंद,ए, बी); या #10 g2 (OR,A, B); न ही #10 g3 (NOR,A,B); xor #10 g4 (XOR, A, B); xnor #10 g5 (XNOR, A, B); buf #10 g6 (BUF, A); #10 नहीं (नहीं, ए); एंडमॉडल
और test1.v फ़ाइल:
मॉड्यूल सर्किट (ए, बी, सी, वाई); इनपुट ए, बी; आउटपुट वाई; तार ई; और #30 g1 (e,A,B); या #30 g2 (y, e, C); एंडमॉडल
बक्से के अंदर कोई रनटाइम त्रुटि का पता नहीं है। केवल पहली संकलन समय त्रुटि प्रदर्शित की जाती है।
कार्यक्रम डेमो सर्किट में निर्मित के साथ आता है। वे आपको जल्दी से शुरू करने में मदद करते हैं। विवरण के लिए http://www.hexastyle.com/home/andlogics/first-3-steps देखें। आप आसानी से अनुकरण कर सकते हैं, विश्लेषण और उदाहरण के संचालन और समय को संशोधित । उदाहरणों में निर्मित: 74160, 74163 समकालिक काउंटर 74180 समता जनरेटर चेकर 74181 4 बिट एलयू 74147, 74148 प्राथमिकता एनकोडर सीएमओ गेट्स का ट्रांजिस्टर लेवल मॉडलिंग बाइनरी योजक, जॉनसन काउंटर जैसे अधिक उदाहरण यहां से डाउनलोड किए जा सकते हैं: http://www.hexastyle.com/home/andlogics/download-examples